Anonim

Biblioteki logiczne obejmują wysokowydajne i standardowe biblioteki komórek o wysokiej gęstości, zestaw zarządzania energią i rozszerzenia bibliotek eko-zestawu, które według firmy mają na celu „sprostanie wyzwaniom związanym z wyciekami w projektach submikronowych”.

„Wszystkie wielokanałowe biblioteki długości są kompatybilne z podstawami, umożliwiając bezproblemową zamianę komórek w ramach standardowych przepływów projektowych. Umożliwia to znaczną oszczędność energii i kosztów poprzez zastąpienie lub uzupełnienie warstw implantów HVt, RVt lub LVt urządzeniami o długich kanałach, co zapewnia lepszą wydajność, niższe wycieki i niższe koszty produkcji ”, powiedział ARM.

Zobacz TSMC uruchamia pierwsze wafle 40 nm dla AMD, Altera i Nvidii

n

ARM wprowadził adres IP interfejsu 40 nm, który jest niezbędny do zapewnienia makr I / O ogólnego przeznaczenia, specjalizowanych I / O i makr interfejsu DDR.

Interfejs IP zawiera kilka trybów oszczędzania energii i upływu, które można dynamicznie kontrolować w celu dalszej optymalizacji ogólnej mocy SoC i zapewnienia lepszej ziarnistości w profilach mocy.

Na przykład przy użyciu wspólnej metodologii ESD i szyny zasilania interfejs IP umożliwia integrację pierścienia padu, co może zmniejszyć ryzyko związane z niezawodnością.

„Dzięki naszym strategicznym relacjom z TSMC możemy zoptymalizować fizyczny projekt z technologią procesu produkcyjnego, aby zapewnić optymalne wyniki”, powiedział Simon Segars, wiceprezes i dyrektor generalny działu fizycznego IP, ARM.